ใส่ความเห็น
Enter your comment here...
Fill in your details below or click an icon to log in:
อีเมล (ต้องการ) (Address never made public)
ชื่อ (ต้องการ)
เว็บไซต์
You are commenting using your WordPress.com account. ( Log Out / เปลี่ยนแปลง )
You are commenting using your Twitter account. ( Log Out / เปลี่ยนแปลง )
You are commenting using your Facebook account. ( Log Out / เปลี่ยนแปลง )
ยกเลิก
Connecting to %s
Notify me of new comments via email.
Notify me of new posts via email.
Δ
|||||||| | ˹��¤�������ѡ |
����ͧ����������ء����ͧ��ͧ�����˹��¤�������ѡ �������红�������Ф���� �վ��٨з�˹�ҷ��Ӥ���� �ҡ˹��¤�������ѡ ���ŧ�����������ǡ�зӵ�� ����ͷ����稡�йӼ��Ѿ����������˹��¤�������ѡ �վ��٨С�зӵ����鹵�蹹����ǧ�ͺ������� ����ҧ�Ǵ���� ���¡��÷ӧҹ�ѡɳй����� ǧ�ͺ����� (Execution cycle)
�ҡ��÷ӧҹ��ǧ�ͺ�ͧ�վ��ٹ���ͧ �����ҹ��¹������ŧ�˹��¤�������ѡ �е�ͧ�������ҧ�Ǵ���� �������ѹ��÷ӧҹ�ͧ�վ��� �»����ض�����վ��ٷӧҹ����դ������ͧ�ѭ�ҳ���ԡ� 2,000 �������õ�� ˹��¤�������ѡ����������ѡ���դ����������ѹ��ǧ�Դ����Ҩ����§ 100 �������õ�� ˹��¤�������ѡ�����Ѻ���ä��������� �֧��ͧ��˹��س�ѡɳ������ͧ��ǧ������Ҷ֧������ (Accesss time) ��ҷ������������㹪�ǧ����ҳ 60 ����Թҷ� �֧ 125 ����Թҷ� (1 ����Թҷ���ҡѺ 10 ¡���ѧ -9 �Թҷ�) �����ҧ�á��� �ա�þѲ�����˹��¤����� ����ö��Ѻ�վ��ٷ��ӧҹ���Ǣ�Ҵ 33 �������õ�� �¡�����ҧ ˹��¤����Ӿ������֤�蹡�ҧ��� ������¡��� ˹��¤�����ᤪ (cache memory) �����˹��¤����ӷ����������� ���Ӫش����� ���͢����Ũҡ˹�����ѡ�������� �������վ������¡�������Ǣ��
�觵���ѡɳС���红����� 1.˹��¤�����Ẻź����� (volatile memory)
��Ͷ����˹��¤����ӷ���红������������ �ҡ俿�ҴѺ ��������俿�Ҩ������ �Ѻǧ��˹��¤����� �����ŷ���������������
2. ˹��¤��������ź��� (nonvolatile memory)
��� ˹��¤������红������� ������鹡Ѻ俿�ҷ������§ǧ��
�觵����Ҿ�����ҹ 1. ˹��¤����ӷ��վ�����ҹ�����ҧ����
�������ö��¹ŧ��� ���¡��� ��� (Read Only Memory : ROM)
����֧��˹��¤����ӷ���红�������������������� ����������Ǻ��� ��èѴ��þ�鹰ҹ�ͧ�к� ���ä��������� (bios) ��� ��ǹ�˭���˹��¤��������ź������Ҩ��������Ѳ���к� ź��������� ��¹������ŧ������� ���ź�����Ź���ͧ�Ӵ��¡����Ըվ���� �� ���ʧ��ŵ��������絩��ŧ����ǫ��ԡ
˹��¤����ӻ�������� �ѡ���ժ�ͧ��Ш�������Ѻ����ʧ���ź ��Т����ҹ�����蹡�д�ɷֺ
�Դ�Ѻ�����¡˹��¤����ӻ����������� �վ���� (Erasable Programmable Read Only Memory : EPROM)
2. ˹��¤����ӷ����¹������ҹ��������
�����¹������ҹ�����͡�����˹�㴡��� ������¡˹��¤����ӻ����������� ��� (Random Access Memory: RAM) ����� ˹��¤�����Ẻź�����
��˹��¤�������ѡ�������ö������� ��Т����Ũҡ�ػ�ó���¹͡ ����˹��¤������ͧ�Һ�è���� ˹��¤������������ҧ�ҡ����������ö�红������� �����ҷ����俿������§ǧ��������ҹ�� �ҡ�Դ����ͧ������ ������������� ������Դ����ͧ�����ա���� �֧�йӢ������������������¹�����ա����
˹��¤���������բ�Ҵᵡ��ҧ�ѹ�͡� ˹��¤����Ӫ�Դ���ҧ�������¡��� read write memory ������¤������ �����ҹ��кѹ�֡�� ˹��¤�����������������������ö���� 2 ������ ���
1. 䴹��ԡ������ʹ���� (Dynamic RAM : DRAM) DRAM �зӡ���红�����㹵���纻�Ш� ( Capacitor ) ��觨��繨е�ͧ�ա�� refresh ���� �红��������
������ �¡�� refresh ��� ������Դ���˹�ǧ���Ң��㹡����Ҷ֧������ ��С����ͧ �ҡ����ѹ��ͧ refresh ����ͧ�����ʹ���ҹ���ͧ �֧���˵������������ Dynamic RAM �Ѩ�غѹ���᷺�����仨ҡ��Ҵ����
�Ѩ�غѹ�ա�äԴ�鹴���������ҹ�������ª�Դ �����㹡�þѲ��˹��¤����ӻ�������� �繤���������Ŵ���� ���ǹ����ͧ�ͧ�����ҹ������ ��蹡��ͪ�ǧǧ�ͺ��÷ӧҹ �ѧ���
Fast Page Mode DRAM (FPM DRAM)
FPM ��� �������Ѻ DRAM ��§����� �ѹŴ��ǧ���˹�ǧ����㹢����Ҷ֧������ŧ ������ѹ �դ�������㹡����Ҷ֧�������٧���� DRAM ���� �·���ѭ�ҳ���ԡ�û���㹡����Ҷ֧������ ���� 6-3-3-3 ( Latency ������鹷�� 3 clock ��������� 3 clock ����Ѻ�����Ҷ֧ page ) �������Ѻ�к�Ẻ 32 bit �����ѵ�ҡ���觶��¢������٧�ش 100 MB ����Թҷ� ��ǹ�к�Ẻ 64 bit �����ѵ�ҡ���觶��¢������٧�ش��� 200 MB ����Թҷ� �蹡ѹ��Ѻ �Ѩ�غѹ��� RAM ��Դ����᷺�����仨ҡ��Ҵ���� ����ѧ��������ҧ����ѡ�����Ҥ� ������ҧᾧ�������º�Ѻ RAM �������� ���ͧ�ҡ������ ����ҳ�����㹷�ͧ��Ҵ�չ����ҡ ������ �ѧ�դ�����ͧ����� RAM ��Դ�������
Extended-Data Output (EDO)
DRAM �����ա����˹�觡��� Hyper-Page Mode DRAM ��觾Ѳ�Ң���ա�дѺ˹�� �¡�÷���ѹ����ҧ�ԧ���˹� �����ҹ�����Ũҡ���駡������� �������ǡ�ô֧�����Ũҡ
RAM � ���˹��� �ѡ�д֧������ � ���˹觷���������� �ҡ��ô֧��˹�ҹ�� ���Ч�� ����ա����ҧ�ԧ � ���˹�������� ��з���� ��������㹡����Ҷ֧���˹觹���ŧ ����ա����ѹ�ѧŴ��ǧ���Ңͧ CAS latency ŧ���� ��д��¤�������ö��� ���������Ҷ֧�����Ŵբ�鹡������ ���� 40% ��·����� ����դ��� ����ö������٧���� FPM ���� 15%
EDO �зӧҹ��շ�� 66MHz ���� Timming 5-2-2-2 ��� ���ѧ�ӧҹ����蹡ѹ�֧������ҹ��� 83MHz ���� Timming ��� ����ҡ��� chip EDO ��� �դ������Ƿ���٧�ҡ�� ( �ҡ���� 50ns ) �ѹ������ö��ҹ�� � 100 MHz ��� Timming 6-3-3-3 �����ҧʺ�� �ѵ�ҡ���觶��¢������٧�ش�ͧ DRAM ��Դ��������� 264M ����Թҷ�
EDO RAM �ͧ���蹡ѹ � �Ѩ�غѹ��� ���������ҧ�ҡ����㹷�ͧ��Ҵ ���ͧ�ҡ����ѷ����Ե ��ش��Ե ���� ��Ե㹻���ҳ����ŧ���� �����ѹ仼�Ե RAM �������� ᷹ ������Ҥ��������º�� ��������� �Ѻ SDRAM �֧ᾧ����
Burst EDO (BEDO) DRAM
BEDO ��������������ö����Ҩҡ EDO ��� ��� Burst Mode ����ѧ�ҡ����ѹ�� address ����ͧ��� address �á���� �ѹ��зӡ�� generate �ա 3 address ��鹷ѹ�� ���� 1 �ѭ�ҳ���ԡ� �ѧ��鹨֧�Ѵ��ǧ����㹡���Ѻ address ���� ���Щй�� Timming �ͧ�ѹ�֧�� 5-1-1-1 � 66 MHz
BEDO ����繷��������� ������Ѻ����������§������������ ���ͧ�Ҩҡ��ҷҧ Intel �Ѵ�Թ��� SDRAM ᷹ EDO ���������� BEDO ����ǹ��Сͺ㹡�þѲ�� chipset �ͧ�� ��������ѷ����Ե��ҧ� �ѹ�ҾѲ�� SDRAM �ѹ᷹
SDRAM ��� �е�ҧ�ҡ DRAM ��� �ç����ѹ�зӧҹ�ʹ���ͧ�Ѻ�ѭ�ҳ���ԡ� ����Ѻ DRAM ����з�Һ���˹觷�����ҹ ����������Դ��� RAS ��� CAS ��� ���Ǩ֧�ӡ�� ���ҹ������ ���ժ�ǧ����㹡��
��Ҷ֧������ �����������ѡ������繺� chip �ͧ��� RAM ��� �� -50 , -60, -80 �� -50 ���¶֧ ��ǧ����
��Ҷ֧ ������ 50 ����Թҷ��繵� ����� SDRAM �����ѭ�ҳ���ԡ��繵�ǡ�˹���÷ӧҹ �¨���������
�ͧ�ѭ�ҳ�繵���к� SDRAM �зӧҹ����ѭ�ҳ���ԡҢҢ�� �������Ѻ���˹觷���ͧ�������ѹ��ҹ
���Ǩҡ��� �ѹ���令������ ��������Ѿ���͡�� ��ѧ�ҡ���Ѻ���˹����� ��ҡѺ ��� CAS �� CAS 2 ���� ��ѧ�ҡ�Ѻ���˹觷�����ҹ���� �ѹ��������Ѿ���͡�� ���� 2 �١�ͧ�ѭ�ҳ���ԡ�
SDRAM ���� Timming �� 5-1-1-1 ����� �ѹ���Ǿ�� �ѹ�Ѻ BEDO RAM ��·����� ������ѹ����ö �ӧҹ�� � 100 MHz ���� �ҡ���� ������ѵ�ҡ���觶��¢������٧�ش������ 528 M ����Թҷ�
DDR SDRAM ( ���� ������¡�ѹ��� SDRAM II )
DDR DRAM ��� �¡�͡�Ҩҡ SDRAM �¨ش����ҧ�ѹ��ѡ� �ͧ����ͧ��Դ����� DDR SDRAM ��� ����ö������ҹ���駢Ң�� ��� ��ŧ �ͧ�ѭ�ҳ���ԡ� �����觶��¢����� ��蹡������ѵ���觶���������֧��ҵ�� ��觨����ѵ���觶��¢������٧�ش�֧ 1 G ����Թҷ���·�����
Rambus DRAM (RDRAM)
���ͧ͢ RAMBUS ������ͧ���¡�ä�Ңͧ����ѷ RAMBUS Inc. ��觵�駢���ҵ�����ؤ 80 ���� ���Щй�� ����� ���������ͷ���������ùѡ �»Ѩ�غѹ�������ѡ��âͧ RAMBUS �ҾѲ������ �¡��Ŵ pin, ��� static buffer, ��� �ӡ�û�Ѻ�觷ҧ interface ���� DRAM ��Դ��� ������ö�ӧҹ���駢ͺ�Ң�����ŧ �ͧ�ѭ�ҳ���ԡ� ��� ��§��ͧ�ѭ�ҳ���� �ͧ˹��¤�����Ẻ RAMBUS ��� �� Performance �ҡ������
3 ��� �ҡ SDRAM 100MHz ���� ��� ��§���ͧ�ѭ�ҳ���ǹ������ѵ�ҡ���觶��¢������٧�ش�֧ 1.6 G ����Թҷ� �֧����������㹡����Ҷ֧������Ẻ�����ͧRAM��Դ���Ъ�� ������Ҷ֧������Ẻ������ͧ�������ҡ� ����ҡ��� RDRAM ����ա�þѲ�� Interface ��� �� PCB ����� �����С� ����֧ Controller �ͧ Interface �������ö��ҹ�ѹ��֧ 2 ��ͧ�ѭ�ҳ�������С� �ѹ�����ѵ���觶��¢����������� 3.2 G ����Թҷ�����ҡ���
����ö��ҹ��֧ 4 ��ͧ�ѭ�ҳ �������ö����件֧ 6.4 G ����Թҷ� ���������
�е�ҧ�ҡ DRAM �ç������ DRAM �е�ͧ�ӡ�� refresh �����������ʹ���� ��㹢�з�� SRAM ���红����Ź��� ��� ��Ш����ӡ�� refresh ���ѵ��ѵ� ����ѹ�зӡ�� refresh ��������� �������ѹ refresh ��ҹ�� ��觢�ʹբͧ�ѹ ���ͤ������� ������ǡ��� DRAM �����ҡ �������Ҥҷ���٧�����ҡ �֧�繢�ʹ��¢ͧ�ѹ�蹡ѹ
3.���¤����Ӥ��������٧ (Cache Memory) ˹��¤�����ᤪ ��˹��¤����Ӣ�Ҵ��硷���դ��������٧ ��˹�ҷ���������ѡ����� ��Т����������ҧ ��÷ӧҹ ��������÷ӧҹ��������Ǣ�� �����ͧ������ ��� ᤪ���� (Internal Cache) ���ᤪ��¹͡ (External Cache) ��ᤪ���� ���� L1 ���� Primary Cache ��ᤪ�������㹫վ��� ��ǹᤪ��¹͡ �繪ԻẺ SRAM �Դ���躹������� �ӧҹ���ҡ���Ẻ�á ���բ�Ҵ�˭���� ���¡�ա��������� L2 ���� Secondary Cache˹�ҵ���